全華網站
 
          【防治詐騙,請會員提高警覺!】OPENTECH絕不會以電話主動要求您操作ATM完成任何設定,也不會請您提供信用卡資訊操作任何分期付款事宜!若接到疑似詐騙電話,請與我們確認或撥打警政署165反詐騙專線查證,以確保您的購書安全。
帳號:
密碼:
記住帳號
登入


關於全華
最新消息
經銷書局
策略聯盟
聯絡我們
 
 
※習題解答或教學配件,僅提供教師教學使用,恕無法提供一般讀者。
 
 

數位系統設計-原理、實務與應用(第五版)(精裝本)

作(譯)者:

林銘波陳美圓

定 價:NT$750
一般會員價:NT$675
一般折扣:9折
供貨狀況:庫存充足
人氣指數: ★★★★★


出版日:2017/8/23
ISBN(13碼):9789864635955
書號:0516872
方背精裝 / 912頁 / 18 K / 單色

架上類別:
電子類 >> 數位邏輯與數位系統設計


 

         
數位邏輯原理 數位邏輯電路實習(第四版) 數位邏輯設計(第六版)(精裝本) 可程式邏輯設計實習全一冊(附範例、動態影音教學光碟及PCB板) 數位邏輯設計(第四版)


圖書試閱會員獨享--請完成右上角會員登錄

試閱檔案

■ 本書特色
數位系統設計:原理、實務、與應用一書,使用目前在工業界中最受歡迎的Verilog HDL為例,詳細介紹數位系統的基本原理與應用。讀者於讀完本書之後,將有能力設計各種數位邏輯電路或是數位系統。本書的主要特性如下:
1.由淺入深完整的介紹數位邏輯的原理,並且以豐富的說明例,闡述每一個基本原理與觀念。
2.詳細介紹各種組合邏輯電路模組的設計原理,這些模組包括:解碼器、編碼器、多工器、解多工器、…、算術運算電路等。
3.詳細介紹各種循序邏輯電路模組的設計原理,這些模組包括:計數器、暫存器、移位暫存器、序列產生器、…等。
4.詳細討論各種實現ASIC/SoC的相關技術、方法與CAD設計流程。
5.詳細介紹PLD元件(ROM、PLA、PAL)的結構、特性,並且介紹它們的應用電路設計。
6.詳細介紹CPLD/FPGA元件的結構、特性,並且使用Verilog HDL程式實例介紹CPLD/FPGA元件的應用電路設計。
7.專章介紹數位電路的測試方法、測試向量的產生方法、與可測試電路的各種設計方法與技術。
8.每一小節皆提供豐富的複習問題,幫助讀者自我評量對該小節內容了解的程度,並且提供教師當作隨堂測驗的參考題目。
數位系統設計:原理、實務、與應用一書可以當作:數位邏輯設計與數位系統設計等課程的教科書,或是當作自我進修及實務上的參考用書。

■ 內容簡介
本書使用目前在工業界中最受歡迎的Verilog HDL為例,詳細介紹數位原理與應用,全書並且以豐富的說明例,闡述每一個基本原理與觀念。詳細介紹各種組合邏輯電路、循序邏輯電路模組的設計原理、各種實現ASIC/SOC的相關技術、CAD設計流程、PLD元件的結構、特性及應用電路設計,專章闡述數位電路的測試方法、測試向量的產生方法、與可測試電路的各種設計方法與技術。

■ 目錄
第1 章 數目系統與數碼
1.1 數目基底與補數
1.2 未帶號數目系統
1.3 帶號數表示法
1.4 帶號數算術運算
1.5 文數字碼與數碼
1.6 錯誤偵測與更正碼
1.7 參考資料
1.8 習題
第2 章 交換代數
2.1 布林代數
2.2 交換代數
2.3 交換函數標準式
2.4 交換函數與邏輯電路
2.5 Verilog HDL 介紹
2.6 參考資料
2.7 習題
第3 章 數位積體電路
3.1 邏輯閘相關參數
3.2 TTL 邏輯族系
3.3 CMOS 邏輯族系
3.4 界面問題
3.5* ECL 邏輯族系
3.6 Verilog HDL
3.7 參考資料
3.8 習題
第4 章 交換函數化簡
4.1 基本概念
4.2 卡諾圖化簡法
4.3 列表法
4.4 變數引入圖與餘式圖
4.5 多輸出交換函數的化簡
4.6 參考資料
4.7 習題
第5 章 邏輯閘層次電路設計
5.1 組合邏輯電路設計與分析
5.2 邏輯閘層次組合邏輯電路
5.3 組合邏輯電路時序分析
5.4* 邏輯突波的偵測
5.5 Verilog HDL
5.6 參考資料
5.7 習題
第6 章 組合邏輯電路模組設計
6.1 解碼器
6.2 編碼器
6.3 多工器
6.4 解多工器
6.5 比較器
6.6 算術運算電路設計
6.7 Verilog HDL
6.8 參考資料
6.9 習題
第7 章 同步序向邏輯電路
7.1 序向邏輯電路概論
7.2 同步序向邏輯電路設計與分析
7.3 時序限制與相關問題
7.4 狀態化簡
7.5 Verilog HDL
7.6 參考資料
7.7 習題
第8 章 計數器與暫存器
8.1 計數器設計與分析
8.2 暫存器與移位暫存器
8.3 移位暫存器的應用
8.4 時序產生電路
8.5 Verilog HDL
8.6 參考資料
8.7 習題
第9 章 非同步序向邏輯電路
9.1 非同步序向邏輯電路設計與分析
9.2 元件延遲效應與狀態指定
9.3 參考資料
9.4 習題
第10 章 數位系統設計---使用ASM 圖
10.1 數位系統設計策略
10.2 ASM 圖
10.3 資料處理單元設計與執行
10.4 控制單元設計與執行
10.5 數位系統設計實例
10.6 Verilog HDL 程式
10.7 參考資料
10.8 習題
第11 章 數位系統執行—使用現場可規劃元
11.1 數位系統執行
11.2 可規劃邏輯元件(PLD)
11.3 CPLD 與FPGA 元件
11.4 參考資料
11.5 習題
第12 章 測試與可測試電路設計
12.1 基本觀念
12.2 自動測試向量產生
12.3 可測試電路設計
12.4 參考資料
12.5 習題


 
全華網路書店 版權所有 Copyright © 2006-2011 OpenTech Internet Bookstore. All rights reserved.
TEL: +886-2-2262-5666 轉 324  Fax: +886-2- 6637-3696  Add: 23671 新北市土城區忠義路21號
查看購物車 | 會員登入 | 加入會員

OpenTech會員連結Facebook帳號說明


本網站僅提供以Facebook帳號連結OpenTech會員資料,以達快速登入之服務。

您在Facebook上的個人資料,是由Facebook管理,本網站不能也不會取得您的Facebook密碼,請放心使用。

一組Facebook帳號只能連結一位OpenTech會員。

若要取消與Facebook帳號之連結,請至Facebook網站設定。

本網站可隨時停止使用Facebook帳號登入之服務。


繼續使用 

OpenTech會員連結Facebook帳號


OpenTech會員帳號:

OpenTech會員密碼:


  

請稍候...




搶先閱讀(請先登入會員)

■ 本書優點特色

Panel content

■ 內容簡介

Panel content

■ 目錄

Panel content